[最新] ■[前年|前月|前日|2019/01/15|翌日|翌月|翌年] ■表示[全て|@gorry5のみ|個別]
■グループ[Mention] ■その他[Twitter:@gorry5][日記] ■[twtlog 20100921a]

@gorry5 [<<|@|>>]
01/15 10:06 (@hn12v1_jp) @gorry5 24KHz:
01/15 13:53 @hn12v1_jp これは、Arduinoの出力ピンを高速にプログラム制御することで自由なHSYNC/VSYNCパルスを生成しようという実験です。例えば以下のようなパラメータでVGA相当を出すことができます https://t.co/FRnDMKl6lY (budo)
01/15 13:56 @hn12v1_jp かなり柔軟に設定を行うことができますが、「HSYNCの整数倍でVSYNCを生成する」という原理上、インターレース信号は生成できません。また周波数の誤差は0.1%程度になります (beso)
01/15 13:57 @hn12v1_jp ある程度実験が済んだら資料は公開する予定です。詳細はそれでご覧いただければと思います (beme)

@gorry5 | @hn12v1_jp

@hn12v1_jp [<<|@|>>]
01/15 10:06 31.5KHz:
01/15 10:06 480p、H同期入力で複合同期対応
01/15 10:06 480p、S… https://twitter.com/i/web/status/1084979271905374209 (tati)
01/15 10:06 @gorry5 24KHz:
01/15 10:06 384p(24.8KHz、486*384、58Hz、詳細不明)
--------
01/15 10:06 400p(640*400、詳細不明)
--------
01/15 10:06 424p(1024*424、詳細不明)
01/15 10:06 848i(1024*848インタレース、詳細不明) (tatu)
01/15 13:53 (@gorry5) @hn12v1_jp これは、Arduinoの出力ピンを高速にプログラム制御することで自由なHSYNC/VSYNCパルスを生成しようという実験です。例えば以下のようなパラメータでVGA相当を出すことができます https://t.co/FRnDMKl6lY (budo)
01/15 13:56 (@gorry5) @hn12v1_jp かなり柔軟に設定を行うことができますが、「HSYNCの整数倍でVSYNCを生成する」という原理上、インターレース信号は生成できません。また周波数の誤差は0.1%程度になります (beso)
01/15 13:57 (@gorry5) @hn12v1_jp ある程度実験が済んだら資料は公開する予定です。詳細はそれでご覧いただければと思います (beme)

■グループ[Mention] ■その他[Twitter:@gorry5][日記] ■[twtlog 20100921a]
[最新] ■[前年|前月|前日|2019/01/15|翌日|翌月|翌年] ■表示[全て|@gorry5のみ|個別]